Questions theoriques sur les CPU

Questions theoriques sur les CPU - Hardware

Marsh Posté le 02-05-2002 à 18:56:07    

en fait je me demande a koi correspont les frequences d'echange ?
le bus PCI c'est quoi exactement, celui du proco aussi ? quelle est la relation en le bus proco et sa frequence de fonctionnement ?
quel est le role execte d'un chipset ? il a une frequence de fonctionnement ? il traite comment les données ?
 
voila merci d'avance

Reply

Marsh Posté le 02-05-2002 à 18:56:07   

Reply

Marsh Posté le 02-05-2002 à 18:56:59    

:wahoo:

Reply

Marsh Posté le 02-05-2002 à 19:46:40    

merci pour ce up dolby-digital3500 (up masqué)

Reply

Marsh Posté le 02-05-2002 à 19:50:24    

:wahoo:

Reply

Marsh Posté le 02-05-2002 à 19:51:50    

http://www.hardware.fr/html/articl [...] rticle=249
 
http://www.hardware.fr/art/lire/398/


---------------
You have no chance to survive make your time.
Reply

Marsh Posté le 02-05-2002 à 19:56:55    

Généralement, le chipset est séparé en 2 composants :
- le northbridge : il gère les échanges de données entre le proc (par le FSB), la RAM, l'AGP et le southbridge
- le southbridge : qui regroupe tous les autres bus (PCI, IDE, USB...) Le southbridge peut parfois intégrer un chipset son, réseau...
 
Le lien entre les 2 composants est très variable. De plus en plus, il s'agit d'un bus dédié. Mais ca a pu être le bus PCI (le northbridge et le southbridge étaient 2 matériels parmi d'autres (cartes d'extension) sur ce bus.
 
Avec un joli dessin, c'est encore mieux :
http://www.tomshardware.fr/article [...] NumPage=10

Reply

Marsh Posté le 02-05-2002 à 20:00:33    

je suis justement sur les dossiers hardware fr, mais je trouve certains point flou, mais le schema de tom'shardware m'a bien eclairé sur les bus

Reply

Marsh Posté le 02-05-2002 à 20:15:19    

angel92 a écrit a écrit :

je suis justement sur les dossiers hardware fr, mais je trouve certains point flou, mais le schema de tom'shardware m'a bien eclairé sur les bus  



Le schéma, c'est juste un exemple. Le type de bus entre les 2 composants peut varier. Tu as aussi des chipsets qui regroupent northbridge et southbridge dans la même puce.
 
Et les futurs hammer d'AMD intégreront directement la gestion de la mémoire dans le proc. Les chipsets ne seront donc plus architecturés de la même manière.

Reply

Marsh Posté le 02-05-2002 à 20:22:02    

et savez vous, pourquoi on utilise du silicium pour le cpu ?

Reply

Marsh Posté le 02-05-2002 à 20:31:10    

et pkoi toutes ces questions ?  :pt1cable:   :wahoo:

Reply

Marsh Posté le 02-05-2002 à 20:31:10   

Reply

Marsh Posté le 02-05-2002 à 20:31:53    

angel92 a écrit a écrit :

et savez vous, pourquoi on utilise du silicium pour le cpu ?  



Je l'ai lu y a quelques jours, mais je sais plus où :cry:

Reply

Marsh Posté le 02-05-2002 à 20:34:03    

sniff

Reply

Marsh Posté le 02-05-2002 à 20:34:24    

pour le TPE

Reply

Marsh Posté le 02-05-2002 à 20:34:38    

paske que c'est le presque semi conducteur le plus bon marché pour les proc d'aujourd'hui.
On le dope avec de l'arsenure de galium et hope ca en fait un semi conducteur...
 
tout est une question de cout


---------------
Il ne faut pas desesperer des imbeciles, avec un peu d'entrainement on peut en faire des militaires
Reply

Marsh Posté le 02-05-2002 à 20:38:04    

t'en est sur ?
ca e semble logique en tout cas.
merci a toi

Reply

Marsh Posté le 02-05-2002 à 20:41:43    

ouaip je suis sur, meme que dans deux trois ans, va falloir changer de support, parce que le silicium sera plus assez performant


---------------
Il ne faut pas desesperer des imbeciles, avec un peu d'entrainement on peut en faire des militaires
Reply

Marsh Posté le 02-05-2002 à 20:44:32    

bjbebert a écrit a écrit :

Je l'ai lu y a quelques jours, mais je sais plus où :cry:  



C bon, j'ai retrouvé :D  
 
http://www.onversity.com/cgi-bin/p [...] 200204#010

Reply

Marsh Posté le 02-05-2002 à 20:55:59    

merci beaucoup

Reply

Sujets relatifs:

Leave a Replay

Make sure you enter the(*)required information where indicate.HTML code is not allowed