Les cellules mémoires

Les cellules mémoires - Mémoire - Hardware

Marsh Posté le 02-06-2004 à 06:56:16    

La mémoire du côté de la programmation m'intrigue beaucoup et je me demandais est-ce que les barettes de mémoires sont construites dans le sens ou on a des "cellules" ou des "cases" qui chacune correspondent à un octet ? ou plutôt un groupe d'octets ? Sur une barette ou sont ces "cases" dans les puces ? Mais on ne peut les voir à l'oeil nue car elles sont miniaturisés ?
 
Merci  :hello:

Reply

Marsh Posté le 02-06-2004 à 06:56:16   

Reply

Marsh Posté le 02-06-2004 à 08:30:27    

lol :)


---------------
Topic A7N8X - Topic UX32VD
Reply

Marsh Posté le 02-06-2004 à 09:14:14    

:ouch:

Reply

Marsh Posté le 02-06-2004 à 23:25:38    

Seek a écrit :

Mais on ne peut les voir à l'oeil nue :ouch: car elles sont miniaturisés ?
 
Merci  :hello:

[:ministry]


---------------
--- WinSplit Revolution ---
Reply

Marsh Posté le 02-06-2004 à 23:26:56    

:heink:

Reply

Marsh Posté le 02-06-2004 à 23:27:09    

c'est pourtant pas le premier avril

Reply

Marsh Posté le 02-06-2004 à 23:57:36    

bon blague a part deja ta question est tres mal posée :) , tout depend de la memoire que tu as, mais de maniere  generale tu as une technologie de multiplexage qui permet de guider un bit dans un niveau de cellule constitué de semiconducteurs. ce guidage se fait par un mode d'adressage simple (adressage de la memoire).bon maintenant ca devient technique, ce bit (comme tu le demandes) ne peut pas etre vu a l'oeil nue :whistle:  car il est determiné par un etat de polarisation dans ton semiconducteur, tu n'as jamais vu un volt a l'oeil nue nan [:ddr555] . Ce type de semiconducteur c'est generalement des semiconducteurs de structure MOS (Metal Oxyde Semiconductor), et par une certaine polarisation sur le metal on peut arrivé a piéger les electron qui eux vont contribuer a la charge qui va donner l'etat de polarisation dans l'oxyde qui lui donne l'etat du bit, tu me suis jusque là?
bon ensuite tu as d'autres types de memoire a structure MOS mais la ce n'est plus une question de piegage des electrons mais c'est une question  d'etat binaire d'interupteur. en fonction de l'etat de polarisation sur le metal (le drain) tu peux creer ,par un fenomene de depletion forte des electrons qui sont généralement les porteur de charg minoritaire face aux trous, un courant qui d'une maniere assez elaborée (apres inversion forte) va donner l'état de polirisation entre la grille (fixée d'un coté du semicon) et la masse et donc l'etat du bit, puis tout ces bits peuvent etre regroupés par paquet de 8->un octet avec une adresse en hexadecimale du type FF056A10.  
voila normalement avec cette explication tu dvrais comprendre ce qui se passe dans une memoire :D


---------------
--- WinSplit Revolution ---
Reply

Marsh Posté le 03-06-2004 à 09:01:49    

neg'gwada a écrit :

bon blague a part deja ta question est tres mal posée :) , tout depend de la memoire que tu as, mais de maniere  generale tu as une technologie de multiplexage qui permet de guider un bit dans un niveau de cellule constitué de semiconducteurs. ce guidage se fait par un mode d'adressage simple (adressage de la memoire).bon maintenant ca devient technique, ce bit (comme tu le demandes) ne peut pas etre vu a l'oeil nue :whistle:  car il est determiné par un etat de polarisation dans ton semiconducteur, tu n'as jamais vu un volt a l'oeil nue nan [:ddr555] . Ce type de semiconducteur c'est generalement des semiconducteurs de structure MOS (Metal Oxyde Semiconductor), et par une certaine polarisation sur le metal on peut arrivé a piéger les electron qui eux vont contribuer a la charge qui va donner l'etat de polarisation dans l'oxyde qui lui donne l'etat du bit, tu me suis jusque là?
bon ensuite tu as d'autres types de memoire a structure MOS mais la ce n'est plus une question de piegage des electrons mais c'est une question  d'etat binaire d'interupteur. en fonction de l'etat de polarisation sur le metal (le drain) tu peux creer ,par un fenomene de depletion forte des electrons qui sont généralement les porteur de charg minoritaire face aux trous, un courant qui d'une maniere assez elaborée (apres inversion forte) va donner l'état de polirisation entre la grille (fixée d'un coté du semicon) et la masse et donc l'etat du bit, puis tout ces bits peuvent etre regroupés par paquet de 8->un octet avec une adresse en hexadecimale du type FF056A10.  
voila normalement avec cette explication tu dvrais comprendre ce qui se passe dans une memoire :D


 
 :heink: moi j'ai rien compris  :o  
 
En même temps j'ai pas eu le courage de lire  :whistle:
Mais merci d'étancher notre soif de culture :jap:

Reply

Marsh Posté le 03-06-2004 à 10:24:32    

neg'gwada a écrit :

bon blague a part deja ta question est tres mal posée :) , tout depend de la memoire que tu as, mais de maniere  generale tu as une technologie de multiplexage qui permet de guider un bit dans un niveau de cellule constitué de semiconducteurs. ce guidage se fait par un mode d'adressage simple (adressage de la memoire).bon maintenant ca devient technique, ce bit (comme tu le demandes) ne peut pas etre vu a l'oeil nue :whistle:  car il est determiné par un etat de polarisation dans ton semiconducteur, tu n'as jamais vu un volt a l'oeil nue nan [:ddr555] . Ce type de semiconducteur c'est generalement des semiconducteurs de structure MOS (Metal Oxyde Semiconductor), et par une certaine polarisation sur le metal on peut arrivé a piéger les electron qui eux vont contribuer a la charge qui va donner l'etat de polarisation dans l'oxyde qui lui donne l'etat du bit, tu me suis jusque là?
bon ensuite tu as d'autres types de memoire a structure MOS mais la ce n'est plus une question de piegage des electrons mais c'est une question  d'etat binaire d'interupteur. en fonction de l'etat de polarisation sur le metal (le drain) tu peux creer ,par un fenomene de depletion forte des electrons qui sont généralement les porteur de charg minoritaire face aux trous, un courant qui d'une maniere assez elaborée (apres inversion forte) va donner l'état de polirisation entre la grille (fixée d'un coté du semicon) et la masse et donc l'etat du bit, puis tout ces bits peuvent etre regroupés par paquet de 8->un octet avec une adresse en hexadecimale du type FF056A10.  
voila normalement avec cette explication tu dvrais comprendre ce qui se passe dans une memoire :D


 
Quel talent ! Merci maître Capello. :D  


Message édité par nicotine20 le 03-06-2004 à 10:24:55
Reply

Marsh Posté le 03-06-2004 à 13:20:08    

Pour simplifier la chose :  
 
Pour les mémoire flash et EEPROM ( donc non volatiles ) sont utilisés des transistors muni de deux grilles. Une charge va donc se retrouver piégée ou non entre ces deux grilles ( 0 ou 1 en binaire ).
 
Pour la DRAM : Un transistor MOS fait office d'interrupteur. Quand l'interrupeur s'ouvre, on peut charger une capacité ou la décharger ( 0 ou 1 ).
 
Pour la SRAM : Elle est composée de 6 transistor MOS, dont 4 forment 2 inverseur logiques.
 
Pour la miniaturisation : et oui, une largeur de grille de 0.13µm ca ne se voit pas à l'oeil nu.

Reply

Marsh Posté le 03-06-2004 à 13:20:08   

Reply

Marsh Posté le 03-06-2004 à 18:34:35    

Boss_ba a écrit :

Pour simplifier la chose :  
 
Pour les mémoire flash et EEPROM ( donc non volatiles ) sont utilisés des transistors muni de deux grilles. Une charge va donc se retrouver piégée ou non entre ces deux grilles ( 0 ou 1 en binaire ).
 
Pour la DRAM : Un transistor MOS fait office d'interrupteur. Quand l'interrupeur s'ouvre, on peut charger une capacité ou la décharger ( 0 ou 1 ).
 
Pour la SRAM : Elle est composée de 6 transistor MOS, dont 4 forment 2 inverseur logiques.
 
Pour la miniaturisation : et oui, une largeur de grille de 0.13µm ca ne se voit pas à l'oeil nu.

:o  mouais c'est ce que je disais en gros quoi  :)


---------------
--- WinSplit Revolution ---
Reply

Sujets relatifs:

Leave a Replay

Make sure you enter the(*)required information where indicate.HTML code is not allowed